## Universidade de Aveiro

## Sistemas Digitais Exame 25/1/2000, duração: 2h30m



Figura 1: Circuito de comparação para n bits

- (a) Elabore a tabela de verdade relativamente às saídas  $A_0$  e  $B_0$  do bloco elementar de comparação.
- (b) Determine as respectivas equações boolenas minimizadas
- (c) Implemente as respectivas equações a partir de portas NAND.
- 2. O sistema da ...gura 2 tem como entradas 3 palavras de 4 bits, A; B e T. A visualização das



Figura 2: Circuito de discriminação

saídas PR e PL nos displays de 7 segmentos obedece ao seguinte algoritmo

if A  $\Box$  T then PL = A; else PL = T; end if B  $\Box$  T then PR = B; else PR = T; end

- (a) Utilizando o bloco elementar que concebeu no problema 1 realize um circuito comparador de 4 bits
- (b) Utilizando comparadores e outros blocos combinatórios seus conhecidos apresente, com as devidas justi...cações uma implementação possível para o sistema da ...gura 2.
- 3. Considere a máquina sequencial da ...gura 3.



Figura 3: Conversor 2'sc série

- (a) De que tipo de máquina se trata? Justi...que.
- (b) Mostre que o circuito da ...gura é um conversor série para complemento para 2 de palavras binárias de comprimento arbitrário.
- 4. Pretende-se construir uma linha de atraso digital de comprimento variável entre 1 e 16. Para além da entrada série x, o sistema tem como entradas 4 linhas A<sub>3</sub>A<sub>2</sub>A<sub>1</sub>A<sub>0</sub> que determinam o número de atrasos.



Figura 4: Linha de atraso programável

- (a) Implemente o sistema, recorrendo apenas a registos de deslocamento de 4 bits e muliplexers 4:1. Minimize o número de componentes. Justi...que cuidadosamente a sua solução.
- (b) Admita que os ‡ip-‡ops dos registos de deslocamento apresentam um tempo de setup  $t_{su}=5$ ns, tempos de propagação  $t_{pLH}=t_{pHL}=20$ ns. Admita também que os tempos de propagação nos muliplexers são  $t_{pLH}=t_{pHL}=25$ ns. De acordo com a solução que concebeu em a) determine, justi...cando, a frequência máxima de funcionamento da linha de atraso.